● 高效32位中央处理单元(CPU)(ADP32Fx内核)
|
○ 无需电源排序
|
● 主频60MHz(周期16.67ns)
|
○ 集成型加电复位和欠压复位
|
● 3.3V单电源供电
|
○ 低功耗
|
● 集成加电和欠压复位源
|
○ 无模拟支持引脚
|
● 片载闪存,SRAM,OTP内存
|
● 时钟和系统控制
|
● 代码安全模块
|
○ 两个内部零引脚振荡器
|
● 串行端口外设(SCI/SPI/I2C/LIN/eCAN)
|
○ 片载振荡器/外部时钟输入
|
● 增强型控制外设
|
○ 支持动态锁相环路(PLL)比率变化
|
○ 增强型脉宽调制器(ePWM)
|
○ 丢失时钟检测电路
|
○ 高分辨率PWM (HRPWM)
|
● 多达45个具有输入滤波功能、可单独编程的多路复用GPIO
|
○ 增强型捕获(eCAP)
|
● 可支持所有外设中断的外设中断扩展(PIE)模块
|
○ 高分辨率输入捕获(HRCAP)
|
● 三个32位CPU定时器
|
○ 增强型正交编码器脉冲(eQEP)
|
● 每个ePWM模块中包含独立的16位定时器
|
○ 模数转换器(ADC)
|
● 片载存储器
|
○ 片载温度传感器
|
○ 闪存,SRAM,OTP,引导ROM可用
|
○ 比较器
|
● 128位安全密钥/锁
|
● 高效32位中央处理单元(CPU) (ADP32Fx)
|
○ 保护安全内存块
|
○ 60MHz(16.67ns周期时间)
|
○ 防止硬件逆向工程
|
○ 16 x 16和32 x 32乘累加(MAC)运算
|
● 串行端口外设
|
○ 16 x 16双MAC
|
○ 一个SCI(UART)模块
|
○ 哈佛(Harvard)总线架构
|
○ 两个SPI模块
|
○ 连动运算
|
○ 一个内部集成电路(I2C)总线
|
○ 快速中断响应和处理
|
○ 一个本地互连网络(LIN)总线
|
○ 统一存储器编程模型
|
○ 一个增强型控制器局域网络(eCAN)总线
|
○ 高效代码(使用C/C++和汇编语言)
|
● 高级仿真特性
|
● 可编程控制律加速器(CLA)
|
○ 分析和断点功能
|
○ 32位浮点算术加速器
|
● 封装选项
|
○ 独立于主CPU之外的代码执行
|
○ VQFN56
|
● 强大的静电泄放(ESD)防护能力
|
○ LQFP48
|
○ ESD 人体模式(HBM): +2000V/- 2000V
|
○ LQFP64
|
● 低成本
|
○ LQFP80
|